Cryptographic circuits has been implemented to resist side channel attacks. Area consumption and maximum frequency have been evaluated to evaluate the performance offered by theese circuits.

In questa tesina vengono implementati dei circuiti crittografici protetti dagli attacchi di tipo side-channel. Verranno inoltre valutate le grandezze di consumo di area e di frequenza massima di lavoro dei circuiti in modo da avere una visione globale delle prestazioni offerte.

Progettazione e validazione di circuiti aritmetico-logici resistenti a crittanalisi di tipo side-channel

MACOCCHI, DAVIDE WILFREDO ATTILA
2014/2015

Abstract

Cryptographic circuits has been implemented to resist side channel attacks. Area consumption and maximum frequency have been evaluated to evaluate the performance offered by theese circuits.
BARENGHI, ALESSANDRO
ING - Scuola di Ingegneria Industriale e dell'Informazione
28-lug-2015
2014/2015
In questa tesina vengono implementati dei circuiti crittografici protetti dagli attacchi di tipo side-channel. Verranno inoltre valutate le grandezze di consumo di area e di frequenza massima di lavoro dei circuiti in modo da avere una visione globale delle prestazioni offerte.
Tesi di laurea Magistrale
File allegati
File Dimensione Formato  
Tesi.pdf

accessibile in internet per tutti

Descrizione: Pdf della Tesina
Dimensione 4.01 MB
Formato Adobe PDF
4.01 MB Adobe PDF Visualizza/Apri

I documenti in POLITesi sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/10589/108630