Sfoglia per Correlatore SAMORI, CARLO
Mostrati risultati da 1 a 5 di 5
Design of a 12-bit 200-MSps SAR analog-to-digital converter in 28-nm CMOS process
2018/2019 RICCI, LUCA
High efficiency, low noise class-C LC-tuned CMOS VCO design in 28nm FDSOI technology
2017/2018 PARISI, ANGELO
Multi-core frequency synthesizers for MM-wave communications
2020/2021 Karman, Saleh
Progetto di un PLL digitale a 3.6 GHz con controllo adattativo della banda per applicazioni radiomobili cellulari
2015/2016 MERCANDELLI, MARIO
Sintesi di frequenza ad alta efficienza per applicazioni IOT
2015/2016 SANTICCIOLI, ALESSIO
| Fulltext | Data | Tipo | Titolo | Autore (i) |
|---|---|---|---|---|
| 2020-06-06 | Tesi di laurea Magistrale | Design of a 12-bit 200-MSps SAR analog-to-digital converter in 28-nm CMOS process | RICCI, LUCA | |
| 2018-10-03 | Tesi di laurea Magistrale | High efficiency, low noise class-C LC-tuned CMOS VCO design in 28nm FDSOI technology | PARISI, ANGELO | |
| 2021-02-23 | Tesi di Dottorato | Multi-core frequency synthesizers for MM-wave communications | Karman, Saleh | |
| 2016-09-28 | Tesi di laurea Magistrale | Progetto di un PLL digitale a 3.6 GHz con controllo adattativo della banda per applicazioni radiomobili cellulari | MERCANDELLI, MARIO | |
| 2016-09-28 | Tesi di laurea Magistrale | Sintesi di frequenza ad alta efficienza per applicazioni IOT | SANTICCIOLI, ALESSIO; BONOMI, STEFANO |
Mostrati risultati da 1 a 5 di 5
Legenda icone accesso al fulltext
- File accessibili da tutti
- File accessibili dagli utenti autorizzati
- File accessibili da tutti o solo dagli utenti autorizzati, a partire dalla la data indicata nella scheda
- File non accessibili