Sfoglia per Relatore  

Opzioni
Vai a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Mostrati risultati da 1 a 20 di 47
Fulltext Data Tipo Titolo Autore (i)
2018-04-19 Tesi di laurea Magistrale A 30GHz DCO in all digital PLL for 5G in 65nm CMOS TANG, XINYAN
2019-07-26 Tesi di Dottorato A study of high-performance frequency synthesizer based on digital bang-bang phase-locked loop for wireless applications VO, TUAN MINH
2015-09-30 Tesi di laurea Magistrale Analisi e progetto di un oscillatore LC ad alta efficienza a 3.6 GHz in CMOS 65 nm per terminali GSM BERTULESSI, LUCA
2017-07-27 Tesi di laurea Magistrale Analisi e progetto di un prescaler a 30GHz per applicazioni mobili 5G in CMOS 65nm GARGHETTI, ALESSANDRO
2014-04-29 Tesi di laurea Magistrale Caratterizzazione sperimentale di un sintetizzatore di frequenza a 1,6 GHz basato su MDLL DIVITINI, BENEDETTO
2015-09-30 Tesi di laurea Magistrale Controllo automatico della banda in un PLL digitale per sintesi di frequenza a 3.6 GHz per standard GSM GRIMALDI, LUIGI
2015-04-29 Tesi di laurea Magistrale Design of a 12-b 0.8-4.0-GHz I&Q RFDAC in 65-nm CMOS for radio base stations AMICUCCI, LORENZO
2020-06-06 Tesi di laurea Magistrale Design of an 80-GHz frequency-multiplier-by-four with power amplification in BiCMOS process De FILIPPI, GUGLIELMO MARIA
2018-10-03 Tesi di laurea Magistrale Design of high precision readout electronics for mechanical stress sensors in CMOS process GARCIA TEBAR, JUAN CARLOS
2023-05-02 Tesi di Dottorato Design of small-footprint, high-spectral purity and low-jitter digitally-intensive frequency synthetizers DARTIZIO, SIMONE MATTIA
2019-02-25 Tesi di Dottorato Digitally-intensive frequency modulators for mm-Wave FMCW radars CHERNIAK, DMYTRO
2019-02-25 Tesi di Dottorato Frequency synthesizers based on digital PLLs for cellular radio applications GRIMALDI, LUIGI
2020-02-03 Tesi di Dottorato Frequency synthesizers based on PLLs for cellular radio applications BERTULESSI, LUCA
2020-12-15 Tesi di laurea Magistrale Fully-digital feedforward compensation for RHP zero elimination in boost converter operating in CCM Melillo, Paolo
2015-04-29 Tesi di laurea Magistrale Generatore di segnale di chirp ad elevata linearità a 15.8 GHz per radar FMCW in CMOS 40 nm MORETTI, MATTIA FAUSTO
2023-05-02 Tesi di Dottorato High performance resonant switched capacitor converter (ReSCC) topology for high conversion ratio DC-DC voltage conversion DAGO, ALESSANDRO
2020-02-03 Tesi di Dottorato High-efficiency inductorless frequency synthesis SANTICCIOLI, ALESSIO
2022-07-22 Tesi di laurea Magistrale Linea di ritardo controllata in tensione con guadagno adattivo e feed-forward integrato per convertitori DC/DC con controllo time-based VITTORI, GABRIELE
2019-07-25 Tesi di laurea Magistrale Linear voltage regulators for PLL in 28nm CMOS ARMELI, WALTER
2019-04-16 Tesi di laurea Magistrale Metodologie di quantizzazione digitale per PLL frazionari a basse spurie SQUIZZATO, GABRIELE
Mostrati risultati da 1 a 20 di 47
Legenda icone accesso al fulltext

  • File accessibili da tutti
  • File accessibili dagli utenti autorizzati
  • File accessibili da tutti o solo dagli utenti autorizzati, a partire dalla la data indicata nella scheda
  • File non accessibili